系统高效ESD设计(SEED, system efficient ESD design)方法可用于支持工程师建模电子系统并仿真其ESD条件下的行为。暂态系统分析可用于预测开发阶段系统级ESD健壮性,并有助于最小化开发周期及降低成本。
有两种方法建模系统中芯片模型。一种是SPICE(Simulation program with integrated circuit emphasis)模型,是晶体管级别的电路描述,是描述物理元素的模型,它包含半导体器件内所有电路描述的详细信息。另外一种是行为(behavior)模型,避免了复杂物理工艺的描述,不包含芯片设计厂家专有数据。此外,还需要增加分立器件,及描述PCB铜轨迹线特征的传输线模型等。其中TLP(transmission line pulse)模型即是其中一种行为模型。