• 注册 / 登录
  • 切换到窄版
  • 查看: 2226|回复: 0

    ESD静电放电分析整改方法

    [复制链接]

    665

    主题

    679

    帖子

    6476

    积分

    版主

    Rank: 7Rank: 7Rank: 7

    积分
    6476
    发表于 2022-8-26 21:41:58 | 显示全部楼层 |阅读模式

    路线栈欢迎您!

    您需要 登录 才可以下载或查看,没有帐号?立即注册

    x
    前言

    ESD应该是EMC中最常见也是遇到问题最多的测试项,许多硬件工程师遇到试验Fail时无从下手;今天就来谈谈ESD分析与整改的理论基础,不涉及实际案例应用。

    一、ESD干扰方式

    1.jpg

    地弹:根据静电放电电流波形可知,其电流具有较宽的频率范围。如此高频率电流通过参考地平面时,理想情况下参考地平面阻抗处处相等,地电平抬升或者降落对系统信号以及电源无明显影响。但是由于参考地电位受静电电流冲击产生的现象,即所谓的〝地弹〞现象。

    2.jpg

    容性耦合:容性耦合是指电磁骚扰源通过电路或系统之间的电场并以耦合电容作用于敏感对象的电磁耦合方式。

    静电放电产生容性耦合的机理是:静电电流流过阻抗变化的参考地平面时,会在参考地平面上产生变化电压。平行于静电电流泄放路径参考地平面的导线,会因为容性耦合产生骚扰电压,当骚扰电压幅值超过芯片容错电压时则会引起芯片误动作,严重情况下会导致芯片内部半导体器件过压击穿而彻底损坏。

    3.jpg

    感性耦合:感性耦合是指电磁骚扰源通过电路或系统之间的磁场并以耦合电感形式作用于敏感对象的电磁耦合方式。

    静电放电产生感性耦合的机理是:静电放电变化电流流过参考地平面时,当遇到阻抗较低的信号布线(互感耦合到信号线上面,此时电压突变),会沿着阻抗较低的信号布线流进芯片,在芯片内部产生骚扰电压或者以电流形式冲击芯片,严重时会造成芯片内部半导体器件因过流烧毁。

    4.jpg

    辐射:如上图所示,静电枪充电开关1接通时,充电电阻Rc与Cd电容构成充电回路,给电容充电;放电开关2接通时,Cd电容与Rd电阻构成放电回路。当放电开关接通瞬间通过放电枪头对DUT放电,此时瞬间的高压脉冲流过放电电阻Rd产生变化的电流,变化的电流产生变化的磁场,从而形成丰富的电磁场干扰。

    二、ESD电流泄放路径

    静电电流会选择阻抗最低的路径返回到源端。ESD整改简单来说就是找出静电电流泄放路径中的敏感信号,并对其进行ESD防护,提高其抗静电能力。如果产品已经DV/PV,无法改变PCBA,则想办法设计一条阻抗最低路径,使电流返回源端。

    三、ESD分析方法

    现象分析法:静电放电测试失效过程中,肯定会伴随着各种各样的现象,根据静电放电的Fail现象结合具体的电路,快速定位Fail器件。

    排除法:排除法属于破坏性试验,针对静电放电过程中出现的异常现象,使用静电枪直接对DUT敏感IC进行接触放电,找出与静电放电过程中出现的异常现象,增加ESD保护。

    屏蔽法:对于PCB来说,最显而易见的方式就是加屏蔽罩(分析时候可以用铜箔或者导电胶带接地),第二个简单有效的屏蔽方法是拉远距离,使敏感器件远离静电放电电流路径,减小敏感器件与静电放电路径之间的耦合。

    四、ESD整改步骤

    1. 当EMC技术员反馈ESD测试Fail时,首先确认Fail产生的初始Setup;

    2. 问题现象确认清楚后,就需要对问题现象进行深入的分析。

    3. 根据问题现象分析,做出初步的原因判断,进行相关试验验证,不断排除缩小问题的范围,直至锁定敏感信号、元件、或者模块电路。

    4. 根据问题分析试验结果,结合具体电路和结构,拟定解决方案。

    回复

    使用道具 举报

    您需要登录后才可以回帖 登录 | 立即注册

    本版积分规则

    小黑屋|路丝栈 ( 粤ICP备2021053448号 )

    GMT+8, 2024-9-17 03:37 , Processed in 0.047509 second(s), 22 queries .

    Powered by Discuz! X3.4

    Copyright © 2001-2021, Tencent Cloud.

    快速回复 返回顶部 返回列表